

Instituto Tecnológico de Las Américas

Departamento de Mecatrónica

# Informe de Prácticas:

# Título de Practica:

Circuitos secuencial

## **Estudiante:**

Nelson J. Ramírez Mordan

Matricula:

2021-0360

Asignatura:

Sistemas Digitales

**Docente:** 

Obed Hernández Castillo

Fecha:

23/03/2023

#### Indice

| Introduccion                                                                           |
|----------------------------------------------------------------------------------------|
| Desarrollo1                                                                            |
| Breve explicación1                                                                     |
| Tabla de verdad ¡Error! Marcador no definido.                                          |
| Mapas de Karnaugh y agrupaciones de términos en la tabla ¡Error! Marcador no definido. |
| RTLiError! Marcador no definido.                                                       |
| Tabla de frecuencia ¡Error! Marcador no definido.                                      |
| Conclusión ¡Error! Marcador no definido.                                               |
| Bibligrafia¡Error! Marcador no definido.                                               |
| Anexos2                                                                                |
| Diagrama2                                                                              |
| Código Completo ¡Error! Marcador no definido.                                          |
| Costraint file ¡Error! Marcador no definido.                                           |
| Diagrama de estado ¡Error! Marcador no definido.                                       |
| Fotos en físico ¡Error! Marcador no                                                    |

#### Introducción

#### 5.1 Introducción a los sistemas

definido.

secuenciales. Hasta ahora, los circuitos lógicos que se han considerado han sido combinatorios. En estos las salidas en cualquier punto del tiempo dependen completamente de las entradas que se presenten en ese momento. Aunque los circuitos combinatorios son la base para un gran número de aplicaciones, en la práctica la mayoría de los sistemas también incluyen elementos de almacenamiento, por lo que su análisis y diseño se debe

realizar en términos de circuitos secuenciales [4]. Un circuito lógico secuencial es aquel cuyas salidas no solo dependen de sus entradas actuales, sino también de su posición o estado actual, almacenada en elementos de memoria [3]. En la siguiente figura se presenta un diagrama a bloques de un circuito secuencial. Este consta de un circuito combinatorio y elementos de almacenamiento que juntos forman un sistema retroalimentado. Los elementos de almacenamiento son dispositivos que pueden almacenar información binaria en su interior (1's y 0's). La información binaria almacenada define el estado del circuito secuencial [4]. El circuito secuencial recibe información binaria de entradas externas, las cuales, junto con el estado presente almacenado en memoria, determinan el valor binario de las salidas, así como la condición para cambiar el estado del circuito.



El diagrama a bloques muestra que las salidas de un circuito secuencial son función no solo de entradas externas sino también del estado actual o presente de los elementos de almacenamiento, cuyo estado siguiente o próximo, es así mismo, función de las entradas y del estado presente. Por lo tanto, un circuito secuencial se especifica por medio de una secuencia temporal de entradas, salidas y estados internos.

#### 5.1.1 Tipos de circuitos secuenciales.

Existen dos tipos principales de circuitos secuenciales, los asíncronos y los síncronos. Circuito lógico combinatorio Entradas Salidas Elementos de almacenamiento (memoria) Estado siguiente Estado actual Un circuito secuencial asíncrono es aquel que su estado puede ser afectado en cualquier

instante al cambiar el valor de las entradas. Sus elementos de almacenamiento son dispositivos con retraso de tiempo, en los cuales la capacidad de almacenamiento se debe a que la señal tarda un tiempo finito en propagarse por el dispositivo. En los sistemas asíncronos del tipo compuertas, los elementos de almacenamiento constan de compuertas lógicas donde el tiempo de propagación de las señales proporciona el espacio de almacenamiento requerido. Por lo tanto, un circuito secuencial asíncrono puede considerarse como un circuito combinacional con retroalimentación. Debido a la retroalimentación entre compuertas lógicas, el sistema puede operar de manera impredecible y algunas veces incluso hacerse inestable, por lo que se utilizan en muy contadas ocasiones. Un circuito secuencial síncrono utiliza señales que modifican su estado solo en instantes discretos de tiempo. La sincronización se logra a través de un dispositivo de sincronización llamado generador de señales de reloj que produce una sucesión periódica de pulsos de reloj. Estos se distribuyen en todo el sistema de tal manera que los elementos de almacenamiento sólo sean afectados a la llegada de cada pulso:



## Circuitos secuencial

Recrear el funcionamiento del Juego de google del dinosaurio, basado en sus estados.

Los display mostrarán el estado en el que se encuentra el dinosaurio. Debe tener un contador

#### Requiere por cada circuito.

- 1. Tabla de verdad
- 2. Diagrama de estados FSM
- 3. Diseño del circuito
- Explicación del circuito y sus diferentes partes (combinacional y secuencial)
- 5. RTL
- 6. Verilog
- 7. Constraint file
- 8. Foto física de la implementación.

#### Desarrollo

### Breve explicación

Para esta practica se utilizo un diagrama de estado costruido por mi, por el cual se hizo la tabla y se sacaron las ecuaciones para los Flip Flop.

## Tabla de los estados:



Ecuaciones dadas:

DA: (~Z)

DB: (~FB\*~X)+(~FA\*~X)



DA:

DB:



# Ecuaciones display 7 segmentos



 $A = (^{A} \& ^{B} \& D)|(B \& ^{D})|(A \& C)|(A \& C)|$ B);

 $B = (^B \& ^C)|(B \& ^D)|(A \& ^D)|(A \& B);$ 

 $C = (^B \& ^C \& D)|(^A \& C \& ^D)|(A \& B);$ 

 $D = (^B \& C \& ^D)|(B \& ^C \& D)|(A \& B);$ 

 $E = (^A \& ^B \& ^C \& ^D) | (A \& B);$ 

~D)|(A & B);

 $G = (^{A} \& C \& D)|(B)|(A \& ^{C} \& ^{D});$ 

#### Anexos

# Diagrama de estado

00 = STOP / COMENZAR

01 = SALTAR



# **Codigo:**

```
1 'timescale lns / lps
 3 module Dinosaurio(
  4
        // FLIP FLOP 1
  5
        input reset_n, // RESET
  6
  7
        output reg FA, // SALIDA FLIP FLOP
        output reg FA n, // SALIDA FLIP FLOP
 8
 9
        // FLIP FLOP 2
 10
        output reg FB, // SALIDA FLIP FLOP
 11
        output reg FB n, // SALIDA FLIP FLOP
 12
 13
        // VARIABLES DE LOS LED
 14
 15
       output iGameOver,
 16
       output iComenzar,
 17
       output iSaltar,
       output iAgacharse,
 18
        output iCorriendo,
 19
 20
 21
        // DEMAS VARIABLES
        input clk in, // ENTRADA CLK 100MHZ
 22
        output reg clk out, // SALIDA CLK 5HZ
 23
        input Z, // AGACHARSE
 24
        input X, // SALTAR
 25
 26
        // DISPLAY
 27
        output [6:0] out, // Salida
 28
        output [6:0] out2, // Salida
 29
        output [6:0] out3, // Salida
 30
        output reg [11:0] iSelect, // Salida de selección
 31
        output reg [2:0] iBase_Segmentos, // Salida de base
 32
        output reg [6:0] iSegmentos Display // Salida de segmentos
 33
 34
 35 );
```

```
38
  DIVISOR DE FRECUENCIA PARA EL CLK //////////
39
40
  41
42
43 reg [26:0] count; // Contador de 27 bits (2^27 = 134217728 > 1000000/5)
44
45 always @(posedge clk in) begin
   if (count == 100000) begin // Si se han contado suficientes ciclos
46
     count <= 0; // Reiniciar el contador</pre>
47
     clk out <= ~clk out; // Invertir el valor del clk de salida
48
49
   end else begin
    count <= count + 1; // Incrementar el contador
50
51
52 end
53
  54
55
               IMPLEMENTACION DE LOS 2 FLIP FLOP
  57
  58
59
60 always @(posedge clk out or negedge reset n) begin
   if (~reset n) begin
61
     FA <= 1'b0;
62
63
     FA n <= 1'b1;
     FB <= 1'b0;
64
     FB n <= 1'b1;
65
66
   end else begin
     FA <= (~Z);
67
68
     FA n \ll Z;
     FB \leftarrow (FB n^* \sim X) \mid (FA n^* \sim X);
69
     FB n <= ~(FA n & ~X) & ~(FB n & ~X);
70
71
   end
75
76
  LOGICA COMBINACIONAL PARA LOS LED
77
  78
79
  assign iGameOver = FA & FB;
80
81 assign iSaltar = FB & FA n & Z;
82 assign iAgacharse = FB n & FA & X;
83 assign iComenzar = ~(iGameOver | iSaltar | iAgacharse);
84
  assign iCorriendo = ~(iGameOver ^ iComenzar ^ Z ^ X);
85
86 //assign ~( A ^ B ) = iComenzar; // Donde ^ significa que es una XOR
87
```

```
DECLARACIONES DE LOS DISPLAY
    90
 91
    92
 93
 94 /////////
                        DISPLAY 1
                                         95
 96 wire A, B, C, D;
 97
    assign A = iSelect[3];
 98 assign B = iSelect[2];
 99 assign C = iSelect[1];
100 assign D = iSelect[0];
101
102
    assign out[0] = (~A & ~B & D) | (B & ~D) | (A & C) | (A & B);
    assign out[1] = (~B & ~C) | (B & ~D) | (A & ~D) | (A & B);
103
104 assign out[2] = (~B & ~C & D) | (~A & C & ~D) | (A & B);
105 assign out[3] = (~B & C & ~D) | (B & ~C & D) | (A & B);
106 assign out[4] = (~A & ~B & ~C & ~D) | (A & B);
107 assign out[5] = (B & ~C & ~D) | (~B & C & D) | (A & ~D) | (A & B);
108
    assign out[6] = (~A & C & D) | (B) | (A & ~C & ~D);
109
110
111 /////////
                        DISPLAY 2
                                        112
113 wire A2, B2, C2, D2;
    assign A2 = iSelect[7];
114
115 assign B2 = iSelect[6];
116 assign C2 = iSelect[5];
117 assign D2 = iSelect[4];
118
    assign out2[0] = (~A2 & ~B2 & D2 )+(B2 & ~D2 )+(A2 & C2)+(A2 & B2);
119
120
    assign out2[1] = (~B2 & ~C2)+(B2 & ~D2)+(A2 & ~D2)+(A2 & B2);
    assign out2[2] = (~B2 & ~C2 & D2)+(~A2 & C2 & ~D2)+( A2 & B2);
121
122 assign out2[3] = (~B2 & C2 & ~D2 )+(B2 & ~C2 & D2)+(A2 & B2);
122 assign out2[3] = (~B2 & C2 & ~D2 )+(B2 & ~C2 & D2)+(A2 & B2);
123 assign out2[4] = (~A2 & ~B2 & ~C2 & ~D2)+(A2 & B2);
    assign out2[5] = (B2 & ~C2 & ~D2)+(~B2 & C2 & D2)+(A2 & ~D2)+(A2 & B2);
    assign out2[6] = (~A2 & C2 & D2)+(B2)+(A2 & ~C2 & ~D2);
125
126
     DISPLAY 3
                                         127
128
129
    wire AA, BB, CC, DD;
130
    assign AA = iSelect[11];
131 assign BB = iSelect[10];
132 assign CC = iSelect[9];
133 assign DD = iSelect[8];
134
     assign out3[0] = (~AA & ~BB & DD)+(BB & ~DD)+(AA & CC)+(AA & BB);
135
136 assign out3[1] = (~BB & ~CC)+(BB & ~DD)+(AA & ~DD)+(AA & BB);
137 assign out3[2] = (~BB & ~CC & DD)+(~AA & CC & ~DD)+(AA & BB);
138 assign out3[3] = (~BB & CC & ~DD)+(BB & ~CC & DD)+(AA & BB);
139 assign out3[4] = (~AA & ~BB & ~CC & ~DD)+(AA & BB);
140
    assign out3[5] = (BB & ~CC & ~DD) + (~BB & CC & DD) + (AA & ~DD) + (AA & BB);
     assign out3[6] = (~AA & CC & DD)+(BB)+(AA & ~CC & ~DD);
141
142
143
```

```
144
                  SALIDAS DE LOS DISPLAY
145 ////////////
146
147
148
149 always @(*) begin
150
151
152
       0 0 0 0 S
153
154
       0 0 0 1 T
155
       0 0 1 0 P
156
157
158
       0 1 0 1 M
       0 1 1 0 L
0 1 1 1 0
159
160
       1 0 0 0 W
161
       1 0 0 1 E
162
       1 0 1 0 N
1 0 1 1 D
163
164
165
       */
166
167
168
      // AQUI APARECERA STP = STOP
      if (iComenzar)
169
         iSelect = 12'b000000010010;
170
171
      // AQUI APARECERA JMP = JUMP
172
       else if (iSaltar)
173
        iSelect = 12'b001101000101;
174
175
 175
          // AQUI APARECERA LOW = AGACHARSE
 176
 177
           else if (iAgacharse)
             iSelect = 12'b011001111000;
 178
 179
           //AQUI APARECERA END = GAME OVER
 180
 181
           else if (iGameOver)
              iSelect = 12'b100110101011;
 182
 183
           else
 184
              iSelect = 12'bl11111111111; // Valor por defecto
 185 end
 186
 100
```

```
188
    //////// SELECTOR PARA EL CAMBIO DE LAS BASES /////////
189
190
192
193 reg [2:0] selector;
194
        always @ (posedge clk out)
195
     begin
196
     if (selector == 3'b000)
197
     begin iSegmentos Display = out; iBase Segmentos = 3'bll0; end
198
199
     else if (selector == 3'b010)
200
     begin iSegmentos Display = out2; iBase Segmentos = 3'b101; end
201
202
203
      else if (selector == 3'b100)
     begin iSegmentos_Display = out3; iBase_Segmentos = 3'b011; end
204
205
     selector = selector + 1'bl; // Incrementa el selector
206
207
208 end
209
210 endmodule
211
```

**RTL** 











#### **UCR**

```
# This file is a .ucf for Mimas V2 (http://www.numato.com)
    # To use it in your project :
    \sharp * Remove or comment the lines corresponding to unused pins in the project.
    # UCF for Mimas V2
 11
   CONFIG VCCAUX = "3.3";
 13
                                       | IOSTANDARD = LVCMOS33 | PERIOD = 100MHz ;
      NET "clk in"
                            LOC = V10
 15
                                 TOC = D9
      #NET "CLK_12MHz"
                                            | IOSTANDARD = LVCMOS33 | PERIOD = 12MHz ;
 17
    19
                                          UART Interface
    #NET "UART_TX"
#NET "UART RX"
                                 LOC = A8 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
LOC = B8 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
 21
 23
    25
                                            SPI Flash
    LOC = T13 | IOSTANDARD = LVCMOS33 | SLEW = FAST | DRIVE = 8 ; #MOSI
LOC = R13 | IOSTANDARD = LVCMOS33 | SLEW = FAST | DRIVE = 8 ; #MISO
LOC = R15 | IOSTANDARD = LVCMOS33 | SLEW = FAST | DRIVE = 8 ; #SCK
 27
      #NET "SDI"
       #NET "SDO"
 29
       #NET "SCLK"
                                           | IOSTANDARD = LVCMOS33 | SLEW = FAST | DRIVE = 8 ;
 30
 31
    32
 33
                                          LPDDR MT46H32M16XXXX-5
   21200 11 1012011001100 0
      #NET "calib_done"
#NET "error"
#NET "c3 svs rst n"
                      LOC = P15 | IOSTANDARD = LVCMOS33;

LOC = P16 | IOSTANDARD = LVCMOS33;

LOC = L15 | IOSTANDARD = LVCMOS33 | PULLDOWN:
 35
                                                                         # Pin 7 of Header P9
Push Buttons Switches
//NET "iBoton_Saltar" CLOCK_DEDICATED_ROUTE = TRUE;
                     LOC = M18
                                | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW1
                     LOC = L18 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW1

LOC = M16 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW3

LOC = L17 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW3

LOC = K17 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW3

LOC = K17 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW3

LOC = K17 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW3
  NET "X"
NET "reset n"
   #NET "Switch[2]"
#NET "Switch[1]"
#NET "Switch[0]"
                                      | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW5 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW5 | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST | PULLUP; #SW6
                            LOC = K18
.
                             NET "iGameOver"
                                        | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ; #D1
   NET "iSaltar
                            LOC = P16
                                                                               #D2
                                        | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ; #D3
| IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ; #D4
   NET "iAgacharse"
   NET "iComenzar"
                            NET "iCorriendo"
                                                                                 #D5
   #NET "LED[2]"
  #NET "LED[2]"
#NET "LED[0]"
......
                                   Seven Segment Display
NET "iSegmentos Display[0]"
                                LOC = A3
                                          | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST :
                               LOC = B4
LOC = A4
                                          | IOSTANDARD = LVCMOS33 | DRIVE = 8 |
| IOSTANDARD = LVCMOS33 | DRIVE = 8 |
                                                                       SLEW = FAST ;
   NET "iSegmentos_Display[1]"
  NET "iSegmentos_Display[2]"
NET "iSegmentos_Display[3]"
                                                                       SLEW = FAST :
                                                                                   #c
                               LOC = C4
LOC = C5
                                                                       SLEW = FAST
                                          | IOSTANDARD = LVCMOS33 | DRIVE = 8 |
  NET "iSegmentos_Display[4]"
                                          | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
                                                                                   #e
                                         | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
| IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
| IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
  NET "iSegmentos Display[5]"
NET "iSegmentos Display[6]"
                               LOC = D6
LOC = C6
                                                                                  #a
                                            | IOSTANDARD = LVCMOS33 | DRIVE = 8 | SLEW = FAST ;
  //NET "iSegmentos_Display[0]"
                                 LOC = A5
  NET "iBase_Segmentos[2]"
                                 LOC = B3
  NET "iBase_Segmentos[1]"
NET "iBase_Segmentos[0]"
                         LOC = A2
                         I.OC = B2
.......
```







